请在 下方输入 要搜索的题目:

设CPU有16根地址线,8根数据线,并用MREQ#作访存控制信号(低电平有效),用R/W#作读/写控制信号(高电平为读,低电平为写)。现有下列存储芯片:1K×4位SRAM;4K × 8位SRAM;8K × 8位SRAM;2K × 8位ROM;4K × 8位ROM;8K × 8位ROM;及3:8译码器和各种门电路。 要求:主存的地址空间满足下述条件:最小8K地址为系统程序区(ROM区),与其相邻的16K地址为用户程序区(RAM区),最大4K地址空间为系统程序区(ROM区)。 ①请画出存储芯片的片选逻辑,存储芯片的种类、片数 ②画出CPU与存储器的连接图。

设CPU有16根地址线,8根数据线,并用MREQ#作访存控制信号(低电平有效),用R/W#作读/写控制信号(高电平为读,低电平为写)。现有下列存储芯片:1K×4位SRAM;4K × 8位SRAM;8K × 8位SRAM;2K × 8位ROM;4K × 8位ROM;8K × 8位ROM;及3:8译码器和各种门电路。 要求:主存的地址空间满足下述条件:最小8K地址为系统程序区(ROM区),与其相邻的16K地址为用户程序区(RAM区),最大4K地址空间为系统程序区(ROM区)。 ①请画出存储芯片的片选逻辑,存储芯片的种类、片数 ②画出CPU与存储器的连接图。

发布时间:2025-07-04 13:48:56
推荐参考答案 ( 由 快搜搜题库 官方老师解答 )
联系客服
答案:首先根据题目的地址范围写出相应的二进制地址码。 •第二步:选择芯片 –最小8K系统程序区←8K × 8位ROM,1片 –16K用户程序区←8K × 8位SRAM, 2片字扩展; –4K系统程序工作区←4K × 8位ROM, 1片。 •第三步,分配CPU地址线。 –CPU的低13位地址线A12~A0与1片8K × 8位ROM和两片8K × 8位SRAM芯片提供的地址线相连;将CPU的低12位地址线A11~A0与1片4K × 8位SRAM芯片提供的地址线相连。 第四步,译码产生片选信号。 图略
专业技术学习
相关试题
专业技术学习
搜搜题库系统