请在 下方输入 要搜索的题目:

0 .?续: 被除数(余数) 商 1 0 0 1 0 0 0 0 . 1 1 0 0 0 . 1 1 1 1 0 0 1 0 . 0 0 1 0 0 0 0.1?0, My* 1 1 . 0 0 0 1 0 0 1< r 0, My* 1 1 . 0 0< 1 0 0 0 0 . 1 1 1 1 0 0 r 1 0 . 0 0 1 0 0 0 0.1 1 0 0 0 0 0 . 1 1 1 1?0 1 0 0 1 0.1 1 0 0 0 0?0, My* 1 1 . 0 0 0 1 0 0 1<0 0 r 0,恢复余数, My* 0 0 . 0 0 0 0 0 0< 0 0 . 1 1 1 1 0 0 r 2-6 = -0.000 000 000 000′My]原= 0.110 000, r= -0.000 000?[Mx3)结果规格化:已是规格化数。 y=2011× 0.110 000 29.?y]阶补尾原=0,011;0.110 000 x ?4)舍入:无 5)溢出:无 [x 设机器字长为32位,用与非门和与或非门设计一个并行加法器(假设与非门的延迟时间为30ns,与或非门的延迟时间为45ns),要求完成32位加法时间不得超过0.6μs。画出进位链及加法器逻辑框图。

0 .?续: 被除数(余数) 商 1 0 0 1 0 0 0 0 . 1 1 0 0 0 . 1 1 1 1 0 0 1 0 . 0 0 1 0 0 0 0.1?0, My* 1 1 . 0 0 0 1 0 0 1< r 0, My* 1 1 . 0 0< 1 0 0 0 0 . 1 1 1 1 0 0 r 1 0 . 0 0 1 0 0 0 0.1 1 0 0 0 0 0 . 1 1 1 1?0 1 0 0 1 0.1 1 0 0 0 0?0, My* 1 1 . 0 0 0 1 0 0 1<0 0 r 0,恢复余数, My* 0 0 . 0 0 0 0 0 0< 0 0 . 1 1 1 1 0 0 r 2-6 = -0.000 000 000 000′My]原= 0.110 000, r= -0.000 000?[Mx3)结果规格化:已是规格化数。 y=2011× 0.110 000 29.?y]阶补尾原=0,011;0.110 000 x ?4)舍入:无 5)溢出:无 [x 设机器字长为32位,用与非门和与或非门设计一个并行加法器(假设与非门的延迟时间为30ns,与或非门的延迟时间为45ns),要求完成32位加法时间不得超过0.6μs。画出进位链及加法器逻辑框图。

发布时间:2025-08-21 09:40:31
推荐参考答案 ( 由 快搜搜题库 官方老师解答 )
联系客服
答案:解:首先根据题意要求选择进位方案: 1)若采用串行进位链(行波进位),则在di、ti函数的基础上,实现32位进位需要的时间为: 30=1920ns 不满足0.6μs的加法时间限制,不能用。(设1ty=30ns) ′32=64ty=64′T=2ty 30=600ns ′8组=20ty=20′2)若采用单重分组跳跃进位(级连方式),则在di、ti的基础上,4位一组分组,32位进位需: T=2.5ty 刚好满足0.6 μs加法时间的限制,考虑到一次加法除进位时间外,还需di、ti函数的产生时间、和的产生时间(最高位和)等因素,故此进位方案仍不适用。 30=450ns ′6组=15ty=15′结论:若采用单重分组跳跃进位,小组规模需在6位以上较为合适。即: T=2.5ty 除进位外还有150ns(约5ty)左右的时间供加法开销,较充裕。 3)若采用双重分组跳跃进位(二级先行—级联进位),4位一小组,4小组为一大组分组,则32位进位需: 30=300ns 完全满足0.6μs的加法时间限制,可以使用。′4级=10ty=10′T=2.5ty32位双重分组跳跃进位的进位链框图见教材287页图6.23。 6位一组单重分组跳跃进位的进位链框图如下:加法器逻辑框图如下。图中,进位链电路可选上述两种方案之一。
专业技术学习
专业技术学习
搜搜题库系统